Nowy Transceiver SDR
Jedak myślę, że sprawa nie jest taka banalna. by osiągnąć wymagany MDS nie wystarczy tylko zwiększyć ilość bitów przetwornika. Tu potrzebny jest jeszcze 'myk' i o ten 'myk' chodzi owszem może teoria samego DDC jest do ogarnięcia ale ograniczenie samego FPGA to ilość makrocell i w ogóle jego zasobów. stąd może nie sam typ i architektura ale wielkość jest ważna dla ewentualnej przyszłej modyfikacji firmware. im więcej poza samym DDC da się wcisnać do FPGA tym lepiej (choćby taki CW skimmer pracujący jednocześnie na wszystkich pasmach). na szczęście "There is no “one-size-fits-all”" i cieszyć sie można będzie jeszcze pewnie jakiś czas klasycznym układem wesoły bo 'zamknięte bloki' IP w FPGA przeczą idei krótkofalarstwa. fakt, że dojście 'amatorskie' do umiejętności 'zbudowania' własnego TRX w postaci swojego firmware to raczej ogromne wyzwanie dalekie nawet od SP-HM z całym szacunkiem do dokonań jego społeczności. wesoły

przykładowe porównanie: http://www.ab4oj.com/sdr/apdxc16_sdr.pdf


  PRZEJDŹ NA FORUM